电路设计中如何减少电路板上串扰的@@设计原则@@

随着电路板上走线密度越来越高@@,信号串扰总是一个难以忽略的@@问题@@。因为不仅仅会影响电路的@@正常工作@@,还会增加电路板上的@@电磁干扰@@。

在电路板上的@@一些高频信号会串扰到@@MCU电路或@@者@@MCU的@@I/O接口电路@@,形成共模电压@@,众所周知@@,共模电压在电路设计时是最让人讨厌的@@玩意儿@@,因此@@,设计电路板时要避免各种可能造成电路工作不正常的@@共模电压的@@串扰@@。

减小电路板上串扰的@@设计原则简单归类@@

1,通过合理布局使各个元器件之间的@@连线尽量短@@。

2,由于串扰程度和施加干扰信号的@@频率成正比@@,因此@@要使高频信号线远离敏感信号线@@。

3,施加干扰信号线与受到干扰信号线不仅要远离@@,最好要用地线隔离@@,并且避免相互平行走线@@。

4,在多层@@PCB板中@@,施加干扰信号线与受到干扰信号线或@@敏感信号走线要用地线隔离或@@相隔地层@@。

5,在多层@@PCB板中@@,施加干扰信号线与受到干扰信号线分别在地线或@@地层的@@相对两面@@,也就是隔层@@。

6,尽量使用输入阻抗较低的@@敏感电路@@,必要时可以使用旁路电容降低敏感电路的@@输入阻抗@@。

最后注意的@@是@@,在布线时@@,地线对于抑制信号串扰的@@作用是非常明显的@@@@,在干扰线和受干扰线直接布地线@@,可以将串扰降低@@10db左右@@。

著名的@@@@3W布线规则@@

在抑制电路板走线信号串扰方面@@,有一个非常有名的@@@@3W布线规则@@(其中@@W就是布线宽度@@),它的@@内容是@@:对于宽度是@@3W的@@信号线@@,如果其他走线的@@中心和它的@@中心之间的@@距离大于@@3W,就能避免信号之间的@@串扰@@。如下图所示@@。

著名的@@@@3W布线规则@@

著名的@@@@3W布线规则@@

根据这个规则@@,3W范围内@@包含了信号电流产生的@@@@75%的@@磁通量@@,只要相邻的@@导线在这个范围之外@@,信号之间的@@串扰就不会很严重@@,值得注意的@@是@@,信号电流产生的@@磁通量@@的@@@@98%包含在@@10W范围内@@。