【ESD小贴士@@】浅谈@@ESD整改的基础知识@@

如果把静电当做突如其来的洪水@@,那@@ESD整改的基本思路可以概括为三字@@“堵@@”“防@@”“疏@@”。

“堵@@”顾名思义就是把@@ESD堵@@在产品的外面@@,使之不能进入到产品的@@PCB上@@,例如@@:将金属外壳的地与@@PCB的地完全隔开@@,但有时候受板子的限制@@,金属壳的地与@@PCB的地隔开的距离不是很远@@,又因@@ESD的耦合能力很强@@;此时如果让金属壳的地与@@@@PCB之间的地直接隔开@@,很容易造成二次放电@@。所以这时可以用阻值大的磁珠进行串联隔离@@。

“防@@”就是用@@ESD静电管去防@@护@@,这首先我们要了解@@ESD干扰的途径@@,假如@@ESD是从端口进来@@,那@@静电管要加在靠近端口的@@敏感信号上@@@@(例如@@:USB端口的@@D+、D-);假如@@是干扰到芯片了@@,那@@就要在靠近芯片的引脚上@@加静电管@@,避免@@ESD从后端耦合进芯片从而导致静电管失效@@。还值得一提的是静电管是提供一个泄放路径@@,不能吸收消化掉@@ESD,所以我们要确保泄放路径上@@没有其他敏感信号线@@。     

“疏@@”的最终目的是改变@@ESD的电流回路路径@@,减小回路面积@@。这一般就要使@@PCB板上@@的地铺完整@@,过孔要多@@,保持地阻抗的一致性@@。

文章转载自@@:ASIM