去耦@@滤波电容@@怎么布局摆放@@@@,到底是先大后小还是先小后大@@?

对于噪声敏感的@@IC电路@@,为了达到更好的滤波效果@@,通常会选择使用多个不同容值的电容并联方式@@,以实现更宽的滤波频率@@,如在@@IC电源输入端用@@1μF、100nF和@@10nF并联可以实现更好的滤波效果@@。那现在问题来了@@,这几个不同规格的电容在@@PCB布局时该怎么摆@@,电源路径是先经大电容然后到小电容再进入@@IC,还是先经过小电容再经过大电容然后输入@@IC。

我们知道@@,在实际应用中@@,电容不仅仅是理想的电容@@C,还具有等效串联电阻@@ESR及等效串联电感@@ESL,如下图所示为实际的电容器的简化模型@@:

在高速电路@@中使用电容需要关注一个重要的特性指标为电容器的自谐振频率@@,电容自谐振频率公式表示为@@:

自谐振频率点是区分电容器是容性还是感性的分界点@@,低于谐振频率时电容表现为电容特性@@,高于谐振频率是电容表现为电感特性@@,只有在自谐振频率点附近电容阻抗较低@@,因此@@,实际去耦@@电容都有一定的工作频率范围@@,只有在其自谐振频率点附近频段内@@,电容才具有很好的去耦@@作用@@,使用电容器进行电源去耦@@时需要特别注意这一点@@。

电容的特性阻抗可表示为@@:

可见大电容@@(1uF)的自谐振点低于小电容@@(10nF),相应的@@,大电容对安装的@@PCB电路@@板上产生的寄生等效串联电感@@ESL的敏感度小于小电容@@。

所以@@,小电容应该尽量靠近@@IC的电源引脚摆放@@@@,大电容的摆放@@位置相对宽松一些@@,但都应该尽量靠近@@IC摆放@@,不能离@@IC距离太远@@,超过其去耦@@半径@@,便会失去去耦@@作用@@。正确方法和@@错误方法如下图@@:


整体电路@@示意如下@@:

以上方式供大家参考@@。

文章来源@@:电子@@汇@@